+86-755-82561458
video

EP1C6T144C8N

Sipò pou fonksyon Altera megafonction ak Altera MegaCore, ak sipò megafonksyon Altera Megafunctions Partners Program (AMPPSM), pou yon pakèt processeur entegre, koòdone sou chip ak off-chip, fonksyon periferik, fonksyon DSP, ak fonksyon kominikasyon ak pwotokòl. Vizite Altera IPMegaStore nan www.altera.com pou telechaje fonksyon IP MegaCore.

Dekri teren

Karakteristik

■ Achitekti gwo dansite ak 4,608 a 68,416 LE

● M4K entegre blòk memwa

● Jiska 1.1 Mbit RAM ki disponib san yo pa diminye lojik ki disponib

● 4,096 Bits memwa pou chak blòk (4,608 Bits pou chak blòk ki gen ladan 512 Bits parite)

● Konfigirasyon pò varyab ×1, ×2, ×4, ×8, ×9, ×16, ×18, ×32, and ×36

● Vrè operasyon doub-pò (yon lekti ak yon ekriti, de lekti, oswa de ekri) pou mòd ×1, ×2, ×4, ×8, ×9, ×16, ak ×18.

● Byte pèmèt pou maske opinyon done pandan ekri

● Operasyon jiska 260-MHz


miltiplikatè entegre

● Jiska 150 18- × 18-bit miltiplikatè yo chak configurable kòm de miltiplikatè endepandan 9- × 9-bit ak pèfòmans jiska 250-MHz.

● Si ou vle antre ak pwodiksyon anrejistre


Sipò avanse I/O

● Sipò estanda I/O diferans gwo vitès, ki gen ladan LVDS, RSDS, mini-LVDS, LVPECL, diferans HSTL, ak diferans SSTL

● Sipò estanda I/O yon sèl, ki gen ladan 2.5-V ak 1.8-V, SSTL klas I ak II, 1.8-V ak 1.{{8} }V HSTL klas I ak II, 3.{{10}}V PCI ak PCI-X 1.0, 3.3-, 2.5-, 1.{{19} }, ak 1.5-V LVCMOS, ak 3.3-, 2.5-, ak 1.8-V LVTTL

● Peripheral Component Interconnect Special Interest Group (PCI SIG) Espesifikasyon otobis lokal PCI, Revizyon 3.0 Konfòmite pou 3.3-V operasyon nan 33 oswa 66 MHz pou 32- oswa {{7 }}bit entèfas

● PCI Express ak yon ekstèn TI PHY ak yon fonksyon Altera PCI Express ×1 Megacore®

● {{0}}MHz konpatibilite spesifikasyon PCI-X 1.0

● Sipò pou memwa ekstèn gwo vitès, ki gen ladan DDR, DDR2, ak SDR SDRAM, ak QDRII SRAM sipòte pa gout nan fonksyon Altera IP MegaCore pou fasilite yo itilize.

● Twa rejis dedye pou chak eleman I/O (IOE): yon rejis antre, yon rejis pwodiksyon, ak yon rejis pwodiksyon-pèmèt.

● Karakteristik pwogramasyon otobis kenbe

● Programmable pwodiksyon kondwi fòs karakteristik

● Reta pwogramasyon soti nan peny la nan IOE oswa etalaj lojik

● I/O bank gwoupman pou VCCIO inik ak/oswa VREF paramèt labank

● MultiVolt™ I/O estanda sipò pou 1.5-, 1.8-, 2.5-, ak 3.3-koòdone

● Sipò operasyon cho-socketing

● Tri-eta ak fèb rale-up sou I / O broch anvan ak pandan konfigirasyon

● Programmable pwodiksyon louvri-drenaj

● Seri sou-chip revokasyon sipò


Sikwi jesyon revèy fleksib

● Rezo revèy yerarchize pou pèfòmans jiska 402.5-MHz

● Jiska kat PLL pou chak aparèy bay miltiplikasyon ak divizyon revèy, chanjman faz, sik devwa pwogramasyon, ak pwodiksyon revèy ekstèn, sa ki pèmèt jesyon revèy nan nivo sistèm ak kontwòl skew.

● Jiska 16 liy revèy mondyal nan rezo revèy mondyal la ki kondwi nan tout aparèy la


Konfigirasyon aparèy

● Vit seri konfigirasyon pèmèt konfigirasyon fwa mwens pase 100 ms

● Karakteristik dekonpresyon pèmèt pou pi piti depo dosye pwogramasyon ak tan konfigirasyon pi vit

● Sipòte mòd konfigirasyon miltip: seri aktif, seri pasif, ak konfigirasyon ki baze sou JTAG

● Sipòte konfigirasyon atravè aparèy konfigirasyon seri a pri ki ba

● Konfigirasyon aparèy la sipòte plizyè vòltaj (swa 3.3, 2.5, oswa 1.8 V)


Pwopriyete entelektyèl

● Sipò pou fonksyon Altera megafonction ak Altera MegaCore, ak sipò megafonksyon Altera Megafunctions Partners Program (AMPPSM), pou yon pakèt processeur entegre, koòdone sou chip ak off-chip, fonksyon periferik, fonksyon DSP, ak fonksyon kominikasyon ak pwotokòl. Vizite Altera IPMegaStore nan www.altera.com pou telechaje fonksyon IP MegaCore.

● Nios II Embedded Processeur sipò


Baj popilè: ep1c6t144c8n, Lachin, Swèd, manifaktirè, wholesale, nan stock

Kontakte Founisè